找到 “allegro ” 相关内容 条
  • 全部
  • 默认排序

本次直播我们将以cadence allegro 17.4来详细讲解一个GD32 ARM开发板整个开发过程,从原理图设计、PCB 3D封装创建、到PCB布局布线整个过程,由于时间比较长, 本次直播将分为8期来进行讲解,具体时间安排请查看下面的时间直播排期表。

基于Cadence 17.4的GD32 ARM硬件设计

在高速设计中,基于时序的考虑通常要对信号做线长匹配。对于allegro PCB设计者来说,我们在等长的时候经常会提到X-NET,利用X-NET功能我们能够很快的计算多点拓扑结构等长长度,并且还能够计算数据组等长误差,很是方便,但是我发现在给很多学员教学的过程中,很多人不清楚这个功能的使用,那么我们这次抽时间弄成一个专题来详细的给大家讲解一下。

高速PCB教程之X-NET在等长设计中的应用

初学者或layout工程师对自己设计的pcb板有着严格要求的,想学习3D封装却又不知如何开展的,手上有3D模型不知道如何导入的。本次直播给大家细心讲解这几种问题,提升大家的pcb板美观效果。

5164 0 0
凡亿教育小亿 2020-04-30 16:36:54
PCB 3D封装制作及导入AD、ALLEGRO、PADS

在进行PCB设计布局时,我们需要兼顾各类的DFX的要求,保证我们设计的PCB设计是可以生产的,符合生产规范的而不是纸上谈兵,我们这趟直播从各个角度出发,来讲解在布局设计过程中如何规避不合理的设计,满足DFX要求。

7629 0 0
Allegro布局设计DFX要求的运用

【直播时间】11月4日 晚8点【直播介绍】在开关电源设计时,设计工程师经常会碰到由于接地点设计不合理,导致设计的产品存在EMI的问题,本次直播从电磁干扰产生的根源和大家分析产生地弹的原因,并且给大家介绍优化、减小地弹的设计方法及思维。【直播大纲】1、BUCK拓扑结构电路介绍 2、BOOST拓扑结构电路介绍3、如何减小设计时地弹影响 4、交流互动,问题解答【讲师介绍】龙学飞:PCB联盟网电子论坛特邀版主,凡亿技术PADS、封装课程金牌讲师,熟练使用Allegro、PADS、AD等EDA设计软件,10年+高速PCB设计与EDA培训经验;具备丰富的高速高密度PCB设计实践和工程经验,擅长消费类电子、高速通信等各类型产品PCB设计,擅长PCB封装库设计与管理,有丰富CIS系统(零件物料信息系统)设计与管理经验。

开关电源设计时如何减小地弹

直播结束后扫码添加助教领取课件背景介绍:高速PCB板的信号频率以及传输速度比一般的板子高很多,有些信号速率甚至能达到20G以上,所以我们在设计的时候需要考虑信号的完整性,抗干扰能力等等,需要结合结构工程师和硬件工程师多方面考虑布局布线。高速

高速PCB板的设计方法